成都匯蓉國科微系統技術有限公司2020屆校園招聘
成都匯蓉國科微系統技術有限公司,注冊于成都天府新區,注冊資本7000萬人民幣,是成都市政府重點支持的創新型企業、國家科技型中小企業、國家高新技術企業、四川省軟件企業。
公司現有員工60%以上具有碩士以上學歷,是一支集研發、管理、市場、運營維護一體的專業化團隊。公司致力于頻譜認知、組網探測、數據應用等領域,以探測感知技術為基礎,專注于微系統技術研究及產品開發,提升分系統集成能力,開展JM兩用的分系統級產品集成,實現探測感知微系統產品模塊化、標準化、系列化,著力實現新一代電子產品的“智能化、微型化”,為用戶提供新一代產品和系統解決方案。
一、工作地點
成都市天府新區
二、招聘崗位及人數
(一)射頻前端總體工程師 1名
(三)FPGA開發工程師 2名
(四)DSP開發工程師 2名
(五)硬件工程師 1名
(六)上位機開發工程師 1名
(七)嵌入式開發工程師 1名
三、應聘人員基本條件
(一)擁護黨的路線、方針、政策,遵守國家法律法規。
(二)身體健康。
(三)滿足相應崗位的任職資格。
四、崗位職責和任職資格
(一)射頻前端總體工程師(1名)
崗位職責
1.參與射頻微系統總體方案論證與設計;
2.負責射頻前端的總體方案設計與論證;
3.負責射頻前端總體的技術要求提出與分解;
4.負責射頻前端產品試驗驗證。
任職資格
1.微電子、電子工程、自動化、計算機等相關專業,碩士研究生及以上學歷;
2.對微波前端有較為深入的認知,能獨立完成微波前端指標分解與設計;
3.有軍工行業或射頻前端設計工作經歷;
4.熟悉航空電子(CNI/雷達/電子戰)功能,具有CNI、雷達、電子戰系統、功能設計相關經驗者優先;
5.有很強的溝通表達能力c語言上位機軟件開發,工作細致嚴謹,有團隊組織協調工作經驗。
(二)雷達算法工程師(2名)
崗位職責
1.參與微系統總體方案設計;
2開展雷達系統算法仿真設計;
3.與軟硬件工程師協調,對算法進行優化,并參與系統調試;
4.負責仿真算法知識產權工作;
5.撰寫相應的設計文檔。
任職資格
1.信號與系統、雷達系統、信號處理、自動化等專業方向,碩士研究生及以上學歷;
2.精通數字信號處理或圖像處理算法相關理論和算法,精通信號處理編程及仿真;
3 .雷達信號處理理論功底深厚;
4.主持或參與至少一項通信、航空航天、大數據、人工智能等行業領域的算法仿真開發者優先;
5.熟悉軍工行業和微系統產業者優先;
6.熱愛學習、善于學習,樂于團隊合作,抗壓能力強。
(三)FPGA開發工程師(2名)
崗位職責:
1.參與雷達總體方案設計,負責雷達數字信號處理算法仿真;
2.與硬件工程師協調,負責算法的嵌入式實現,并參與系統調試;
3.負責雷達信號處理的FPGA程序設計;
4.撰寫相應的算法原理和軟件設計文檔。
任職資格
1.研究生及以上學歷,信號與系統、雷達系統、信號處理、自動化專業;
2.熟悉或 FPGA開發流程,熟悉、、ISE、、等開發工具;熟練掌握或VHDL語言;熟悉使用邏輯分析儀、示波器、頻譜儀和信號發生器等調試工具;
3.熟練使用軟件進行下變頻、濾波、抽取等雷達信號前期處理算法及仿真,熟悉RD、CS、DBF等雷達信號處理算法;
4.具有FPGA嵌入式軟件開發經驗;
5.熟悉軍工行業和微系統產業者優先;
6.熱愛學習、善于學習,樂于團隊合作,抗壓能力。
(四)DSP開發工程師(2名)
崗位職責
1.參與雷達總體方案設計,負責雷達數字信號處理算法仿真;
2.與硬件工程師協調,負責算法的嵌入式實現,并參與系統調試;
3.負責雷達信號處理的DSP程序設計;
4.撰寫相應的算法原理和軟件設計文檔。
任職資格
1.信號與系統、雷達系統、信號處理、自動化專業,碩士以上學歷;
2.精通數字信號處理或圖像處理算法相關理論和算法,精通信號處理編程及仿真;
3.雷達信號處理理論功底深厚;
4.熟練使用C語言進行軟件開發;
5.熟悉軍工行業和微系統產業者優先;
6.熱愛學習、善于學習,樂于團隊合作,抗壓能力強。
(五)硬件工程師(1名)
崗位職責:
1.參與微系統硬件總體方案設計,負責硬件系統方案選型、電子元件選型、硬件電路設計開發、樣機制作調試生產;
2.負責與項目有關的信息溝通交流,與軟件及結構等相關工程師協調,并參與系統聯調,必要時能進行跟產;
3.撰寫相應的硬件設計文檔,參與知識產權相關文件的撰寫;
4.對已定型的產品,負責對其進行生產技術服務和技術改進工作,優化已有模塊及系統,分析處理硬件技術問題,并形成技術文檔。
任職資格
1.本科及以上學歷,信號與系統、電子信息、自動化等相近專業;
2.主持或參與至少一項通信、航空航天、工業自動化等行業領域的硬件開發,并完整經歷過一項產品從研發到投產的全過程;
3.熟悉硬件系統組成及工作原理,具有扎實的理論基礎、豐富的電子知識和良好的電子電路分析能力;
4.熟練使用C語言進行固件程序開發(非操作系統接口程序);
5.有較強的動手能力和分析能力,熟練使用電烙鐵、示波器、邏輯分析儀、信號源等設備;
6.熟練設計FPGA或DSP處理器的硬件體系結構和外圍接口電路;
7.能熟練使用 或進行原理設計、PCB設計,熟悉各種硬件接口和總線設計;
8.熱愛學習、善于學習,樂于團隊合作,具有良好的溝通能力及抗壓能力;
9.參加過電子設計大賽等比賽并獲獎者優先;
10.具備高速運放、高速ADC、射頻鏈路設計經驗者優先;
11.具有雷達相關硬件設計經驗者優先。
(六)上位機開發工程師(1名)
崗位職責
1.參與微系統總體方案設計;
2.負責雷達系統上位機軟件設計;
3.參與雷達系統測試與驗證;
4.負責雷達系統上位機部分算法研究與開發。
任職資格
1.計算機、通信、信號處理、自動化專業,碩士及以上學歷;
2.有1年以上上位機開發經驗;
3.精通C/C++語言程序設計;
4.熟悉CSS軟件界面配置;
5.熟悉MFC或QT等上位機開發工具。
(七)嵌入式開發工程師 1名
崗位職責:
1.開發維護嵌入式軟件
2.按照研發流程要求,完成軟件的詳細設計,代碼實現,單元測試,集成測試
3.對開發的軟件質量和進度負責
任職要求:
1.本科以上學歷c語言上位機軟件開發,通信工程、計算機、軟件工程及相關專業
2.熟悉DSP/ARM等嵌入式平臺的軟件開發方法,多線程編程和網絡編程
3.精通嵌入式軟件開發及調試技巧
4.熟練掌握c/c++編程語言、數據結構、操作系統原理
5.一年以上的嵌入式軟件開發經驗
6.具備良好的團隊合作精神,能獨立思考并分析解決問題;
五、福利待遇
(一)實行雙休制,入職即購買社保、公積金;
(二)享受國家法定的節假日,并發放節日禮金或禮品;
(三)享受國家法定的各類帶薪休假,如年休假、產假、婚假、陪護假等;
(四)入職體檢及每年度全面的健康體檢;
(五)不定期公司聚會、聚餐、生日會、旅游、春節年會等;
(六)提供餐補、交通補貼、通訊補貼;
(七)提供高于行業有競爭力薪資,本科生年薪10W-15W、研究生年薪15W-18W萬,博士年薪18W-25W,另加項目獎等特別獎勵。
六、招聘程序
(一)招聘程序分為簡歷投遞-資格審查-面試-發放OFFER-簽訂三方協議。
(二)對錄用人員實行試用期制度,試用期三個月,并按有關規定簽訂勞動合同。
七、報名方式及要求
(一)報名時間
截止2020年12月31日止
(二)報名方式
應聘者將個人簡歷發送至,郵件標題注明:擬應聘職位+姓名。
(三)報名須知
應聘者應按要求填寫相關信息,保證詳盡,對所填寫應聘信息及相關材料真實性負責。凡弄虛作假者,一經查實,即取消應聘或聘用資格。
公司以“客戶為中心,以奮斗者為本,以結果為導向”為核心價值觀,在創新創業大潮下踏著時代脈搏快速成長,誠摯歡迎懷揣夢想、熱情敬業、責任心強的有識之士加入我們,讓能干事的人有舞臺,讓想干事的人有機會,讓干成事的人有提升,以事業環境吸引人才,以事業發展造就人才,以事業成功留住人才。
聯系人:張女士